億金電子有限公司

聯(lián)系我們:電話: 0755-27876565手機: 189 2460 0166Q Q: 857950243立即咨詢郵箱: yijindz@163.com
首頁技術支持技術資料 如何巧妙設計削頂正玄波至CMOS的轉換電路?

如何巧妙設計削頂正玄波至CMOS的轉換電路?

來源:http://eitherspanlaw.com 作者:億金電子 2020年06月16
  如何巧妙設計削頂正玄波至CMOS的轉換電路?
  其實從一定意義上來說,想要設計晶振產(chǎn)品的輸出邏輯由削頂正玄波轉向CMOS的轉換電路是非常簡單的,只是通常情況下很少有人會注意到這樣的問題,哪怕注意到了,這樣的念頭也只是曇花一現(xiàn).那么削頂正弦波向CMOS轉換的電路到底需要怎樣設計呢?
  我們這里討論的削頂正玄波以及CMOS都是指有源晶振的輸出邏輯,說到石英晶體振蕩器的輸出邏輯我們不得不來盤一下它了,因為可能會有很多朋友對此知之甚少,晶振的輸出邏輯種類繁多,下面我們一一介紹
  1)TTL:Transistor-Transistor Logic(晶體管-晶體管邏輯電路),傳輸延遲時間快、功耗高,屬于電流控制器件.
  2)CMOS:Complementary Metal Oxide Semiconductor(互補金屬氧化物半導體CMOS邏輯電路),傳輸延遲時間慢、功耗低,屬于電壓控制器件.
  3)ECL:Emitter-CoupleLogic(發(fā)射極耦合邏輯電路),該電路的特點是基本門電路工作在非飽和狀態(tài).ECL電路具有相當高的速度,平均延遲時間可達幾個毫微秒甚至亞毫微秒數(shù)量級.ECL電路的邏輯擺幅較小(僅約0.8V,而TTL的邏輯擺幅約為2.0V),當電路從一種狀態(tài)過渡到另一種狀態(tài)時,對寄生電容的充放電時間將減少,這是ECL電路具有高開關速度的重要原因.但ECL輸出的邏輯擺幅小,對抗干擾能力不利.另外ECL電路具有很高的輸入阻抗和低的輸出阻抗.
  4)PECL:PosiTIve Emitter-Couple Logic(正發(fā)射極耦合邏輯電路).ECL電路速度快,驅動能力強,噪聲小,很容易達到幾百MHz的應用,但是功耗大,需要負電源.
  5)LVDS:Low-Voltage DifferenTIal Signaling(低電壓差分信號),為差分對輸入輸出,內(nèi)部有一個恒流源3.5~4mA,在差分線上改變方向和電平來表示”1”和”0”.通過外部的100歐匹配電阻(并接在差分線上靠近接收端)轉換為±350mV的差分電平.
  6)Clipped Sine Wave:削頂正弦波(Clipped Sine Wave).相比方波的諧波分量少很多,但驅動能力較弱,在負載10K//10PF時Vp-p為0.8Vmin.通常為SMD7050、SMD5032、3225貼片晶振等封裝的表貼溫補晶振使用的輸出波形.
  7)SinWave:通常晶振正弦波輸出的負載阻抗為50歐姆.波形的諧波分量很小,一般諧波抑制都優(yōu)于-30dBc.正弦波輸出晶振通常用于射頻信號處理、頻率源等應用場合.
  可見削頂正弦波與CMOS屬于不同類別的輸出方式的,具體的轉換電路如下圖所示.
  上述電路將削波的正弦波波形轉換為CMOS波形.CMOS反相器選擇必須針對工作頻率進行額定.正確選擇逆變器,該電路可以在高達100MHz的頻率下工作.
  但是還存在一定的缺陷,特別是對于溫補晶振來說影響會比較大,由于該電路與CMOS反相器的輸出隔離,因此它給TCXO帶來了恒定的負載.由R1,R2和C2組成的反饋網(wǎng)絡可以用一個1Meg歐姆的電阻代替,但是TCXO將被CMOS反相器的輸出跳變拉動.
正在載入評論數(shù)據(jù)...

發(fā)表評論:

姓名:
郵箱:
正文:

歡迎參與討論,請在這里發(fā)表您的看法、交流您的觀點。

誠征下列地區(qū) 晶振 | 石英晶振 | 圓柱晶振 | 貼片晶振 | 陶瓷晶振 | 石英晶體諧振器 | 頻率元件 的合作伙伴:
深圳市 廣州市 北京 上海 東莞 佛山 中山 順德 珠海 杭州 溫州 武漢 長沙 南京 大連 長春 西安 鄭州 澳門 沈陽 南寧 昆明 濟南 重慶 成都
kf
kf
close
kf 億金微信號